“我们已经连续三个季度销售额创新高了,今年Q2我们的销售额又创纪录地达到了5.95亿美元。这是多年来没有看到的成绩了,FPGA正在走出囿池,向广阔无垠的空间发展。”赛灵思高级副总裁兼CTO Ivo Bolsens对《国际电子商情》记者惊喜地说道。他特别强调:“我们发现39%的销售额来自于客户对新产品线的需求,这表示驱动这一轮增长的是真实的需求,而不是某些人分析的触底反弹、增补库存所致。” Ivo Bolsens:我们将从一条小池塘的大鱼变成大海里的最能干的鱼。
|
是的,不仅是赛灵思,其传统对手Altera这几个季度也取得了不错的成功。赛灵思领导的FPGA阵营正在从门前的小小池塘进入一个浩瀚的大海,他们的应用触角已伸向DSP、嵌入式CPU,当然更是不断地在传统对手ASIC/ASSP的领土攻城略地。“传统上,全球FPGA/PLD的销售额约为30-40亿美元/每年,而今年预计会大大突破这个数据。这里的原因一是经济危机后人们的成本意识加强,FPGA可使他们更省钱,设计更灵活;二是经济危机后市场快速恢复,FPGA可以让他们迅速抓住商机;最后一个原因、也是最重要的原因,很多应用变得越来越适用于FPGA,而传统的DSP、CPU和ASIC已不能满足需求。”Ivo解释道。 FPGA从小池塘闯入浩瀚大海 “有一天,当工程师使用FPGA就像使用ARM处理器一样简单和便宜,这时FPGA就会进入目前大量嵌入式CPU、DSP和ASIC/ASSP所适用的领域。我们将从一条小池塘的大鱼变成大海里的最能干的鱼(Smart Fish)。”Ivo自信地表示,“这一天很快就会到来。” 是的。赛灵思正在迈向目标。他们于前不久已向全球宣布推出一种全新的可扩展式处理平台架构,将两个ARM Cortex-A9核与FPGA集成,并共享一个AXI(缓存一致性接口)总线接口。“同以往的FPGA相比,这是一种全新的架构。”在公布这种新型架构半年后,Ivo Bolsens向本刊详细解释了赛灵思的设计思路:“首先,它是一种对等的异构多核处理器架构,FPGA可直接与处理器内部总线连接,与传统的FPGA为外设的架构比较,传输速度和效率大幅提升;第二,我们这一全新的架构,是ARM with FPGA,而不是以前的FPGA with CPU,其目的就是要让工程师使用FPGA的感觉像是使用ARM处理器一样简单,我们的整个设计思路都会发生改变。” 很明显,赛灵思的目的就是要抢占未来巨大的嵌入式CPU市场,从消费电子市场,到高端的通信市场。不过,其对手们肯定不会束手待毙,他们也在往这种异构多核的架构演进,包括传统的嵌入式处理器厂商如飞思卡尔、TI、ST、三星、Marvell以及本土的瑞芯微等大批处理器厂商,他们都在向多核ARM+硬加速器的多核异构架构演进;更包括赛灵思可能即将要面对的最强大竞争对手英特尔,虽然他们现在仍是亲密无间的好兄弟。 在今年三月的IDF会上,英特尔嵌入式实验室负责人就在一次小型媒体会上透露了他们未来的嵌入式CPU架构,该架构与赛灵思的架构非常相似,只不过,X86的Atom处理器代替了ARM核、多个基于硬加速器的功能模块IP代替了FPGA、总线方面则由QPI总线代替了AXI。其实,正如清华大学教授、国家863核高基项组负责人魏少军在前不久深圳IIC主题演讲中所指出:“这是大势所趋。几年后,嵌入式CPU、DSP、FPGA等各种处理器的架构都将殊途同归,因为他们的架构都要向一个共同的目标演进,那就是必须同时集成动态可重配置功能、可编程功能、超级计算功能以及大量的逻辑阵列。这种趋势将改写目前的处理器供应商格局。” 然而,这种趋势正是FPGA厂商所朝思暮想的,这也将彻底改变他们的命运,使得他们能走出传统FPGA的应用瓶颈,从小小池塘走向无垠的大海。不过,同样是异构多核架构,ARM with FPGA的优势又在哪里呢?“这些竞争对手产品中的异构核是硬加速器核,只能完成固定的功能;而我们的异构核是FPGA,生来就有可重配置性,能灵活地配置成需要的多种功能,而可重配置是未来很多应用的重要需求。”Ivo解释道。 YOCO FPGA,耀科,耀科驱动板,耀科液晶显示器驱动板,耀科液晶电视驱动板,耀科工控驱动板,耀科掌上显示驱动板,耀科高清驱动板,耀科高清数据传输转换与驱动,耀科电子、医疗、生物视频音影开发 |